您好,歡迎來到易龍商務網(wǎng)!
發(fā)布時間:2021-10-21 05:17  
【廣告】





進行全局布線的時候,還須遵循以下原則 參考圖:布線方向:從焊接面看,元件的排列方位盡可能保持與原理圖相一致,布線方向與電路圖走線方向相一致,因生產(chǎn)過程中通常需要在焊接面進行各種參數(shù)的檢測,故這樣做便于生產(chǎn)中的檢查,調(diào)試及檢修(注:指在滿足電路性能及整機安裝與面板布局要求的前提下)。(2).設計布線圖時走線盡量少拐彎,印刷弧上的線寬不要突變,導線拐角應≥90度,力求線條簡單明了。(3).印刷電路中不允許有交叉電路,對于可能交叉的線條,可以用“鉆”、“繞”兩種辦法解決。
LEB前沿消隱時間設短了,比尖峰脈沖的時間還短,那就沒有效果了還是會誤判;如果設長了,真正的過流來了起不到保護的作用。 Rcs與Ccs的RC值不可超過1NS的Delay,否則輸出短路時,Vds會比滿載時還高,超過MOSFET耐壓就可能造成炸機。 經(jīng)驗值1nS的Delay約等于1K對100PF,也等于100R對102PF 16.畫小板時,在小板引腳的90度拐角處增加一個圓形鉆孔。理由:方便組裝 如圖: 實物如圖: 實際組裝如圖: 這樣做可以使小板與PCB大板之間緊密貼合,不會有浮高現(xiàn)象 17.電路設計,肖特基的散熱片可以接到輸出正極線路,這樣鐵封的肖特基就不用絕緣墊和絕緣粒 18.電路調(diào)試,15W以上功率的RCD吸收不要用1N4007,因為1N4007速度慢300uS,壓降也大1.3V,老化過程中溫度很高,容易失效造成炸機 19.電路調(diào)試,輸出濾波電容的耐壓致少需符合1.2倍余量,避勉量產(chǎn)有損壞現(xiàn)象。